ISMADHIKE IMARTA YANDA 2110951009

BLOG KULIAH

Menu
  • Home
  • Elektronika
    • Materi
      • tugas 1 sub chapter 14,1
    • Aplikasi
      • Aplikasi detector/Comparator
      • Aplikasi Amplifier
      • Aplikasi LPF -20dB/dec
    • Tugas Besar
      • DISPENSER OTOMATIS
  • PRAK.SISDIG
    • MODUL 1
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 4
      • TP 1
      • TP 2
      • LA 1
      • LA 2
  • SISTEM DIGITAL
    • Sub-chapter
      • SUB BAB 7.5
    • Teori, rancangan dan aplikasi sistem digital
      • Soal 7.2
      • Soal 8.2
    • Aplikasi
      • Aplikasi Encoder-decoder
      • Aplikasi Mux-Demux
      • Aplikasi Flip Flop
      • Aplikasi Aritmetik
    • Tugas Besar
      • Smart Cat Cage!!!
  • uP uC
    • Gambar 25. Program Aplikasi INC
    • Gambar 79 Contoh rangkaian aplikasi Port 379H
    • Gambar 15 Rangkaian Memori dan decoder memori
    • Aplikasi Rangkaian dot matrik
    • TUGAS BESAR
    • UTS
      • SOAL 1
      • SOAL 2
      • SOAL 3
  • PRAK.uP uC
    • MODUL 1
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • PROJECT
      • Smart System For Deposit Box

Senin, 12 Juni 2023

TUGAS PENDAHULUAN 2 MODUL III

TUGAS PENDAHULUAN 2 MODUL III

[KEMBALI KE MENU SEBELUMNYA]

DAFTAR ISI
1. Kondisi
2. Gambar Rangkaian Simulasi
3. Video Simulasi
4. Prinsip Kerja
5. Link Download

1. Kondisi
[Kembali]

Percobaaan 3 kondisi 7 : 
    
    Buatlah rangkaian seperti gambar percobaan 3.a, ubah IC 74193N dengan 74LS 161N dan IC 74192N dengan 74LS160N!

2. Gambar Rangkaian Simulasi [Kembali]



3. Video Simulasi [Kembali]


4. Prinsip Kerja [Kembali]

    Jika t dihubungkan ke sinyal clock, maka perubahan pada t akan terjadi tepat pada saat sinyal clock naik atau turun, tergantung pada desain logika yang digunakan. Sebagai contoh, jika t dihubungkan ke flip-flop D, maka pada saat clock naik, nilai t akan disimpan pada flip-flop dan keluar pada outputnya. Sementara saat clock turun, nilai t tidak akan berubah pada output. Sebaliknya, jika t dihubungkan ke gerbang AND, maka output akan menghasilkan sinyal 1 hanya saat clock dan t keduanya bernilai 1 pada saat yang sama.

5. Link Download [Kembali]
  • Download File Rangkaian [klik disini]
  • Download Video Simulasi [klik disini]
  • Download HTML [klik disini]
  • Download Datasheet IC 74LS160N [klik disini]
  • Download Datasheet IC 74LS161N [klik disini]
- Juni 12, 2023
Kirimkan Ini lewat EmailBlogThis!Bagikan ke XBerbagi ke FacebookBagikan ke Pinterest

Tidak ada komentar:

Posting Komentar

Posting Lebih Baru Posting Lama Beranda
Langganan: Posting Komentar (Atom)
  • SOAL 1
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 79. Contoh Rangkaian Aplikasi Port 379H
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 25. Program Aplikasi INC
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...

Cari Blog Ini

Mengenai Saya

ismadhike imarta yanda
Lihat profil lengkapku

Laporkan Penyalahgunaan

Arsip Blog

  • Oktober 2024 (3)
  • September 2024 (3)
  • Agustus 2024 (2)
  • Juni 2024 (1)
  • Mei 2024 (4)
  • Maret 2024 (8)
  • Juli 2023 (5)
  • Juni 2023 (20)
  • Mei 2023 (3)
  • April 2022 (6)
Gambar tema oleh lobaaaato. Diberdayakan oleh Blogger.