ISMADHIKE IMARTA YANDA 2110951009

BLOG KULIAH

Menu
  • Home
  • Elektronika
    • Materi
      • tugas 1 sub chapter 14,1
    • Aplikasi
      • Aplikasi detector/Comparator
      • Aplikasi Amplifier
      • Aplikasi LPF -20dB/dec
    • Tugas Besar
      • DISPENSER OTOMATIS
  • PRAK.SISDIG
    • MODUL 1
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 4
      • TP 1
      • TP 2
      • LA 1
      • LA 2
  • SISTEM DIGITAL
    • Sub-chapter
      • SUB BAB 7.5
    • Teori, rancangan dan aplikasi sistem digital
      • Soal 7.2
      • Soal 8.2
    • Aplikasi
      • Aplikasi Encoder-decoder
      • Aplikasi Mux-Demux
      • Aplikasi Flip Flop
      • Aplikasi Aritmetik
    • Tugas Besar
      • Smart Cat Cage!!!
  • uP uC
    • Gambar 25. Program Aplikasi INC
    • Gambar 79 Contoh rangkaian aplikasi Port 379H
    • Gambar 15 Rangkaian Memori dan decoder memori
    • Aplikasi Rangkaian dot matrik
    • TUGAS BESAR
    • UTS
      • SOAL 1
      • SOAL 2
      • SOAL 3
  • PRAK.uP uC
    • MODUL 1
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • PROJECT
      • Smart System For Deposit Box

Selasa, 06 Juni 2023

LA 2 MODUL II

LAPORAN AKHIR 2 MODUL II

[KEMBALI KE MENU SEBELUMNYA]

DAFTAR ISI
1. Jurnal
2. Alat dan Bahan
3. Rangkaian Simulasi
4. Prinsip Kerja Rangkaian
5. Video Rangkaian
6. Analisa
7. Link Download

1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]

  A. Alat dan Bahan (Modul De Lorenzo)
        
        1. Jumper

Gambar 1. Jumper

            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S
Gambar 2. Modul De Lorenzo
      
    B. Alat dan Bahan (Proteus)

        1. IC 74LS112 (JK filp flop)


     
            2. Power DC
Gambar 4 Power DC

           3. Switch (SW-SPDT)
Gambar 5 Switch

          4.  Logicprobe atau LED
Gambar 6 Logic Probe


3. Rangkaian Simulasi [Kembali]





4. Prinsip Kerja Rangkaian [Kembali]

    Pada rangkaian ini menggunakan T flip flop, dimana T flip flop ini dibuat menggunakan J-K flip flop dan input dari T flip flop ini dihubungkan menjadi 1. Pada rangkaian, input R-S akan aktif jika berlogika 0 atau active low. input S dihubungkan ke B1= don't care dimana pada rangkaian dibuat berlogika 1, sedangkan input R dihubungkam ke B0 berlogika 0. Input J-K (toggle) dihubungkan menjadi satu ke VCC sehingga berlogika 1 dan input CLK aktif jika berlogika 0, pada kondisi ini dihubungkan ke B2 berlogika 1.
    Karena input T berlogika 1 maka output (Q) yang dihasilkan akan berlogika 0 hal ini sesuai dengan karakteristiknya maka output Q akan berkebalikan dan untuk Q' akan  berlogika 1.

5. Video Rangkaian [Kembali]


6. Analisa [Kembali]

PERCOBAAN 2 : 

1.)  Apa yang dimaksud dengan kondisi Toggle dan fungsi dari kondisi Toggle !

>>    Kondisi Toggle pada T flip-flop ialah dimana saat input T (Toggle) 1 maka output Q akan berubah sesuai pada keadaan sebelumnya, jika output sebelumnya bernilai 0, maka setelah input T aktif output Q akan bernilai 1, setelah input T aktif output Q akan menjadi 0, dalam kondisi Toggle ini sendiri juga akan dipengaruhi oleh inputan J-K flip flop pada Vcc dan berbeda dengan input yang ada pada J-K inputan di rangkaian J-K flip flop.
        fungsi dari kondisi Toggle sendiri digunakan untuk mengubah dari keadaan output 0 ke 1 atau dari 1 ke 0 untuk setiap kali inputan yang diberikan, jadi fungsi Toggle ini digunakan untuk membuat T flip flop bekerja sebagai divisor ke dua, yang digunakan pada rangkaian digital.

2.) Bagaimana untuk T yang dihubungkan ke sinyal Clock, apa yang terjadi pada outputnya? jelaskan!

>>    Pada percobaan 2 ini, Saat T (B2) diganti dengan inputan clock dimana nantinya akan menghasilkan outputan pada LED atau logic probe, yaitu Toggle dimana hal ini juga diberi inputan B1 (1) dan B0 (1) sama sam bernilai 1, dimana saat inputan B2 don't care nanti  output pada H6 dan H7 akan di set dan reset sehingga akan berbeda outputan pada Q dan Q komplemen, akibat S dan R pada inputanya, pada saat inputan B1 dan B0 semua 0 outputan akan 1 pada Q dan Q komplemen.
        Jadi akan terjadi Toggle pada outputan jikalau inputannya pada rangkaian dihubungkan ke Vcc pada T flip flop, jika sinyal clock aktif dari 0 -1 maka output akan beralih ke kondisi lainnya tergantung pada inputannya. 

7. Link Download [Kembali]
  • Download File Rangkaian klik disini
  • Download Video Simulasi klik disini
  • Download HTML klik disini
  • Download Data Sheet IC 74LS112 klik disini
- Juni 06, 2023
Kirimkan Ini lewat EmailBlogThis!Bagikan ke XBerbagi ke FacebookBagikan ke Pinterest

Tidak ada komentar:

Posting Komentar

Posting Lebih Baru Posting Lama Beranda
Langganan: Posting Komentar (Atom)
  • SOAL 1
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 79. Contoh Rangkaian Aplikasi Port 379H
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 25. Program Aplikasi INC
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...

Cari Blog Ini

Mengenai Saya

ismadhike imarta yanda
Lihat profil lengkapku

Laporkan Penyalahgunaan

Arsip Blog

  • Oktober 2024 (3)
  • September 2024 (3)
  • Agustus 2024 (2)
  • Juni 2024 (1)
  • Mei 2024 (4)
  • Maret 2024 (8)
  • Juli 2023 (5)
  • Juni 2023 (20)
  • Mei 2023 (3)
  • April 2022 (6)
Gambar tema oleh lobaaaato. Diberdayakan oleh Blogger.