ISMADHIKE IMARTA YANDA 2110951009

BLOG KULIAH

Menu
  • Home
  • Elektronika
    • Materi
      • tugas 1 sub chapter 14,1
    • Aplikasi
      • Aplikasi detector/Comparator
      • Aplikasi Amplifier
      • Aplikasi LPF -20dB/dec
    • Tugas Besar
      • DISPENSER OTOMATIS
  • PRAK.SISDIG
    • MODUL 1
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP 1
      • TP 2
      • LA 1
      • LA 2
    • MODUL 4
      • TP 1
      • TP 2
      • LA 1
      • LA 2
  • SISTEM DIGITAL
    • Sub-chapter
      • SUB BAB 7.5
    • Teori, rancangan dan aplikasi sistem digital
      • Soal 7.2
      • Soal 8.2
    • Aplikasi
      • Aplikasi Encoder-decoder
      • Aplikasi Mux-Demux
      • Aplikasi Flip Flop
      • Aplikasi Aritmetik
    • Tugas Besar
      • Smart Cat Cage!!!
  • uP uC
    • Gambar 25. Program Aplikasi INC
    • Gambar 79 Contoh rangkaian aplikasi Port 379H
    • Gambar 15 Rangkaian Memori dan decoder memori
    • Aplikasi Rangkaian dot matrik
    • TUGAS BESAR
    • UTS
      • SOAL 1
      • SOAL 2
      • SOAL 3
  • PRAK.uP uC
    • MODUL 1
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 2
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • MODUL 3
      • TP Percobaan 1
      • TP Percobaan 2
      • LA 1
      • LA 2
    • PROJECT
      • Smart System For Deposit Box

Kamis, 22 Juni 2023

TEORI MODUL IV SHIFT REGISTER

MODUL IV SHIFT REGISTER

[KEMBALI KE MENU SEBELUMNYA]

DAFTAR ISI
1. Tujuan
2. Alat dan Bahan
3. Dasar Teori
4. Percobaan
Percobaan
A. Tugas Pendahuluan 1
B. Tugas Pendahuluan 2
C. Laporan Akhir 1
D. Laporan Akhir 2


*Klik teks untuk menuju




1. Tujuan
[Kembali]

  1. Merangkai dan Menguji Shift Register.
  2. Merangkai dan Menguji aplikasi Shift Register pada Seven Segment

2. Alat dan Bahan [Kembali]

          1) Panel DL 2203D 
        2) Panel DL 2203C 
        3) Panel DL 2203S 


        4) Jumper


3. Dasar Teori [Kembali]

Shift Register
Register geser (shift register) merupakan salah satu piranti fungsional yang banyak digunakan dalam sistem digital. Tampilan pada layar kalkulator dimana angka bergeser ke kiri setiap kali ada angka baru yang diinputkan menggambarkan karakteristik register geser tersebut. Register geser ini terbangun dari flip-flop. Register geser dapat digunakan sebagai memori sementara, dan data yang tersimpan didalamnya dapat digeser ke kiri atau ke kanan. Register geser juga dapat digunakan untuk mengubah data seri ke paralel atau data paralel ke seri. Ada empat tipe register yang dapat dirancang dengan kombinasi masukan dan keluaran dan kombinasi serial atau paralel :
1. Serial in serial out (SISO)  
Pada register SISO, jalur masuk data berjumlah satu dan jalur keluaran juga berjumlah satu. Pada jenis register ini data mengalami pergeseran, flip flop pertama menerima masukan dari input, sedangkan flip flop kedua menerima masukan dari flip flop pertama dan seterusnya.

 
Gambar 3.1 Serial In Serial Out

2. Serial in paralel out (SIPO)  
Register SIPO, mempunyai satu saluran masukan saluran keluaran sejumlah flip flop yang menyusunnya. Data masuk satu per satu (secara serial) dan dikeluarkan secara serentak (secara paralel). Pengeluaran data dikendalikan oleh sebuah sinyal kontrol. Selama sinyal kontrol tidak diberikan, data akan tetap tersimpan dalam register.


Gambar 3.2 Serial In Paralel Out

3. Paralel In Serial Out (PISO)  
Register PISO, mempunyai jalur masukan sejumlah flip flop yang menyusunnya, dan hanya mempunyai satu jalur keluaran. Data masuk ke dalam register secara serentak dengan di kendalikan sinyal kontrol, sedangkan data keluar satu per satu (secara serial).

 
Gambar 3.3 Paralel In Serial Out
 
4. Paralel In Paralel Out (PIPO)  
Register PIPO, mempunyai jalur masukan dan keluaran sesuai dengan jumlah flip flop yang menyusunnya. Pada jenis ini data masuk dan keluar secara serentak.  


Gambar 3.4 Paralel In Paralel Out

                                        
Seven Segment
Piranti tampilan modern disusun sebagai pola 7-segmen atau dot matriks. Jenis 7segmen, sebagaimana namanya, menggunakan pola tujuh batang yang disusun membentuk angka 8 seperti ditunjukkan pada gambar 3.1. Menurut kesepakatan, huruf-huruf yang diperlihatkan dalam Gambar 3.1 ditetapkan untuk menandai segmen-segmen tersebut. Dengan menyalakan beberapa segmen yang sesuai akan dapat diperagakan digit-digit dari 0 sampai 9,  juga bentuk huruf A sampai F (heksadesimal).
Sinyal input dari switches tidak dapat langsung dikirimkan ke peraga 7segmen, sehingga harus menggunakan decoder BCD ke 7-segmen sebagai antar muka. Decoder ini terdiri dari gerbang-gerbang logika yang masukannya berupa digit BCD dan keluarannya berupa saluran-saluran untuk mengemudikan tampilan 7-segmen.

Gambar 3.5 Rangkaian Seven Segment Common Katoda


Gambar 3.6 Rangkaian Seven Segment Common Anoda


- Juni 22, 2023
Kirimkan Ini lewat EmailBlogThis!Bagikan ke XBerbagi ke FacebookBagikan ke Pinterest

Tidak ada komentar:

Posting Komentar

Posting Lebih Baru Posting Lama Beranda
Langganan: Posting Komentar (Atom)
  • SOAL 1
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 79. Contoh Rangkaian Aplikasi Port 379H
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...
  • Gambar 25. Program Aplikasi INC
    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Prosedur Percobaan 5. Rangkaian Si...

Cari Blog Ini

Mengenai Saya

ismadhike imarta yanda
Lihat profil lengkapku

Laporkan Penyalahgunaan

Arsip Blog

  • Oktober 2024 (3)
  • September 2024 (3)
  • Agustus 2024 (2)
  • Juni 2024 (1)
  • Mei 2024 (4)
  • Maret 2024 (8)
  • Juli 2023 (5)
  • Juni 2023 (20)
  • Mei 2023 (3)
  • April 2022 (6)
Gambar tema oleh lobaaaato. Diberdayakan oleh Blogger.